Να στείλετε μήνυμα

Ειδήσεις

January 10, 2021

Επιλογές σχεδίου σύστημα--τσιπ (SOC) σύνθετες: Risc-Β και πλατφόρμα σχεδίου SOC

Ο Δρ Jianying Peng βαθμολόγησε από το πανεπιστήμιο Zhejiang και είναι αυτήν την περίοδο ο εκτελεστικός Πρόεδρος της τεχνολογίας Xinlai. Είναι κυρίως αρμόδιος για την Ε&Α και τη διαχείριση αγοράς των επεξεργαστών risc-β και άλλων σχετικών προϊόντων. Έχει πολλά έτη σχετικής με το σχέδιο επαγγελματικής εμπειρίας επεξεργαστών. Ήταν το ανώτερο στέλεχος Ε&Α του επεξεργαστή ARC Synopsys και ίδρυσε το κέντρο Ε&Α ARC Κίνα, και το διευθυντή Ε&Α του τμήματος ΒΡΑΧΙΌΝΩΝ ΚΜΕ θαύματος.

1. Αυτό που είναι οι κύριοι παράγοντες που εξετάζουν κατά το παραγωγή SOC να σχεδιάσει τον προγραμματισμό

Σαν προμηθευτή ΚΜΕ IP, έχουμε παρατηρήσει από τους διαφορετικούς πελάτες ότι εξετάζουν κυρίως τους ακόλουθους κύριους παράγοντες κατά κάνοντας το σχέδιο SOC προγραμματίζοντας:

●Καθορισμός προϊόντων και βασικοί τεχνικοί δείκτες: Οι γενικοί πελάτες έχουν στοχεύσει στις αγορές στόχων και τα σενάρια εφαρμογής, τόσο οι πρόωροι ορισμοί προϊόντων είναι σχετικά σαφείς, όπως η απόδοση ΚΜΕ (συχνότητα, DMIPS/CoreMark και άλλες βασικές βαθμολογίες του τεστ) θα είναι σαφείς απαιτήσεις πεδίου, κατάλογος της άλλης περιφερειακής IP που απαιτείται, και συχνότητα, περιοχή και κατανάλωση ισχύος του γενικού τσιπ.

●Χαρακτηριστικά υλικού και γενική αρχιτεκτονική: Μόλις καθοριστεί ο καθορισμός προϊόντων, το επόμενο βήμα είναι να διαιρεθούν οι λειτουργίες λογισμικού και υλικού, να καθορίσει τα χαρακτηριστικά ενότητας υλικού, και τη γενική αρχιτεκτονική SOC (κύρια δομή λεωφορείων). Καθορίστε την ολόκληρη αρχιτεκτονική SOC μέσω των συγκεκριμένων εφαρμογών και της αξιολόγησης αλγορίθμου, συμπεριλαμβανομένης της δομής λεωφορείων, τον αριθμό και τη σύνδεση του κυρίου/του σκλάβου, τη δομή αποθήκευσης, και τα συγκεκριμένα χαρακτηριστικά των βασικών ενοτήτων IP. Πάρτε την ΚΜΕ για παράδειγμα, εσείς χρειάζεται τις μονάδες επεξεργασίας όπως DSP και FPU δομή αποθήκευσης (ICache/DCache, συνδεμένη SRAM οδηγίας -τσιπ στενά, συνδεμένη SRAM στοιχείων -τσιπ στενά) και ικανότητα, και η απαραίτητη δομή λεωφορείων συστημάτων.

●Συνήθειες οικολογίας και χρηστών λογισμικού: Οι συνήθειες οικολογίας και χρηστών λογισμικού είναι αόρατες και άυλες, αλλά είναι ουσιαστικές στο σχέδιο SOC. Περιβάλλον ανάπτυξης λογισμικού (IDE, SDK, κ.λπ.), βασική αλυσίδα εργαλείων (μεταγλωττιστής, διορθωτής, κ.λπ.), υποστήριξη λειτουργικών συστημάτων… Αυτοί συσχετίζονται όλοι με την αποδοτικότητα και τις συνήθειες της ανάπτυξης λογισμικού των τελικών πελατών τσιπ.

●Περιεκτική οικονομική αποτελεσματικότητα του χρόνου, του εργατικού δυναμικού, και των κοστών κεφαλαίου: Η υψηλή οικονομική αποτελεσματικότητα είναι μια απαραίτητη προϋπόθεση για την επιτυχία των εμπορικών πελατών. Ο καθένας ελπίζει να ολοκληρώσει το σχέδιο και την επαλήθευση του λογισμικού και του υλικού SOC σε πιό σύντομο χρονικό διάστημα και με το λιγότερο ποσό εργατικού δυναμικού. Φυσικά, επίσης ελπίζουν ότι οι δαπάνες IP, τα επόμενα tapeouts, οι συσκευάζοντας και εξεταστικές δαπάνες είναι οι λογικότερες τιμές.

Φυσικά, η προτεραιότητα ή το βάρος αυτών των παραγόντων θα είναι διαφορετική για κάθε πελάτη. Από την καθιέρωσή της πριν από 2 χρόνια, η τεχνολογία Xinlai έχει βεβαιώσει την προσγείωση του RISC-β στην Κίνα. Αρχικά, για το αναδυόμενο risc-β, οι περισσότερες επιχειρήσεις σχεδίου SOC κράτησαν μια wait-and-see τοποθέτηση λόγω των συνηθειών οικολογίας και χρηστών λογισμικού. Με τη σφριγηλή ανάπτυξη του ολόκληρου οικοσυστήματος λογισμικού και υλικού του risc-β, τώρα βλέπουμε όλο και περισσότερους πελάτες αρχίζουμε να επιλέγουμε το risc-β λόγω των πλεονεκτημάτων της οικονομικής αποτελεσματικότητας, των διαφοροποιημένων ορισμών προϊόντων και της εύκαμπτης εξελιξιμότητας.

2. Ποια είναι τα κύρια κριτήρια βασισμένα σε τρέχον επικρατόν SOC κατά το επιλογή του πυρήνα IP επεξεργαστών; Πώς να επιτύχει το διαφοροποιημένο σχέδιο;

Υπάρχουν πράγματι ορισμένα ενοποιημένα πρότυπα για την επιλογή του επεξεργαστή IP κατά τη διάρκεια του σχεδίου SOC, όπως οι δείκτες υλικού, οι δείκτες λογισμικού, η σταθερότητα, και η τιμή.

Οι δείκτες υλικού περιλαμβάνουν κυρίως:

●Κάτω από μια συγκεκριμένη διαδικασία, μια συχνότητα, μια περιοχή, τις απαιτήσεις παραμέτρου κατανάλωσης ισχύος, και τις χαρακτηριστικές βαθμολογίες του τεστ συγκριτικής μέτρησης επιδόσεων ΚΜΕ (DMIPS, CoreMark, κ.λπ.)

●Διαφορετικοί καθορισμένοι συνδυασμοί οδηγίας, όπως το risc-β τριανταδυάμπιτο ή το εξηντατετράμπιτο σύνολο οδηγίας risc-β, DSP, η ενιαία και διπλή ακρίβεια FPU, κ.λπ.

●Δομή και μέγεθος μονάδων αποθήκευσης

●Ο αριθμός και η προτεραιότητα διακόπτουν, ταχύτητα απάντησης, κ.λπ.

●Υποστηριγμένοι τύπος διεπαφών λεωφορείων και αναλογία συχνότητας ρολογιών, κ.λπ.

Οι δείκτες λογισμικού περιλαμβάνουν κυρίως:

●Τέλεια πλατφόρμα περιβάλλοντος και ανάπτυξης ανάπτυξης λογισμικού (IDE, SDK, κ.λπ.)

●Ώριμη και σταθερή αλυσίδα εργαλείων (μεταγλωττιστής, εξομοιωτής, διορθωτής, κ.λπ.)

●Διεπαφή τυποποιημένου λογισμικού και πλούσια βιβλιοθήκη λογισμικού αλγορίθμου, κ.λπ.

●Φιλική υποστήριξη λογισμικού τρίτων ((Segger, IAR, Lauterbach, κ.λπ.)

●Υποστήριξη επικρατόντων λειτουργικών συστημάτων (RTOS, Linux, κ.λπ.).

Η σταθερότητα είναι κυρίως επειδή η ΚΜΕ IP πρέπει να ελεγχθεί πλήρως, και πρέπει να έχει την ικανοποιητική ευρωστία στις διαφορετικές διαδικασίες και τις πλατφόρμες δοκιμής. Η τιμή περιλαμβάνει κυρίως τις αμοιβές έγκρισης και την επόμενα υποστήριξη και τα κόστη συντήρησης.

Πώς να παρέχει στους πελάτες τα ανταγωνιστικά και διαφοροποιημένα σχέδια; Αυτό είναι πάντα η κατεύθυνση στην οποία η τεχνολογία Xinlai εξερευνά και εργάζεται σκληρά. Αυτή τη στιγμή, εξετάζουμε κυρίως τις ακόλουθες πτυχές:

1) Ιδιαίτερα διαμορφώσιμος επεξεργαστής IP

Όλος ο πυρήνας risc-Β διεθνές ειδησεογραφικό πρακτορείο ΚΜΕ περιλαμβάνει έναν πλούτο των διαμορφώσιμων επιλογών. Οι πελάτες μπορούν να διαμορφώσουν τις απαραίτητες παραμέτρους τους μέσω μιας γραφικής διεπαφής για να καλύψουν τις απαιτήσεις απόδοσης χωρίς σπατάλη των πρόσθετων πόρων, όπως ο αριθμός διακόπτει και η προτεραιότητα, μέγεθος ICache/DCache, εσείς χρειάζεται την οδηγία -τσιπ και τα στοιχεία SRAM, τον αριθμό κύκλων πολλαπλασιασμού, κ.λπ. Κατόπιν παράγετε τον απαραίτητο κώδικα.

2) Η εξελιξιμότητα του συνόλου οδηγίας risc-β (καθορισμένες από το χρήστη οδηγίες)

Στον καθορισμένο καθορισμό οδηγίας risc-β, μέρος του διαστήματος κωδικοποίησης έχει διατηρηθεί για τις καθορισμένες από το χρήστη οδηγίες, και η τεχνολογία πυρήνων παρέχει μια λύση επέκτασης της ΝΊΚΑΙΑΣ (επέκταση κοβάλτιο-μονάδων οδηγίας πυρήνων). Ο πελάτης αναλύει τους αλγορίθμους που απαιτούν την επιτάχυνση υλικού και καθορίζει τις αντίστοιχες οδηγίες σύμφωνα με την εφαρμογή σε έναν ειδικό τομέα. Με βάση τον πυρήνα του επεξεργαστή risc-β microkernel, η διεπαφή της ΝΊΚΑΙΑΣ είναι διατηρημένη για να πραγματοποιήσει τη μονάδα επιτάχυνσης για τον ειδικό τομέα. Η μονάδα επιτάχυνσης μπορεί να μοιραστεί την αποθήκευση και άλλους πόρους με τον επεξεργαστή microkernel, που μπορούν πολύ να βελτιώσουν την αναλογία ενεργειακής αποδοτικότητας, και μπορεί επίσης να βοηθήσει τους πελάτες να αναπτύξουν γρήγορα τα προϊόντα με τις διαφοροποιημένες αρχιτεκτονικές για τους ειδικούς τομείς.

3) Ενότητα επιτάχυνσης υλικού για τις υποδιαιρέσεις

Για τα σχέδια SOC σε ορισμένες υποδιαιρέσεις, η τεχνολογία της Sina παρέχει επίσης τις διαφορετικές εύκαμπτες λύσεις επιτάχυνσης υλικού, όπως οι φυσικές ενότητες αυξήσεων ασφάλειας επεξεργαστών, ο διπλός-πυρήνας lockstep, οι διανυσματικές ενότητες, οι ενότητες NPU, κ.λπ.

3. Ποιες νέες τεχνολογίες και τάσεις εφαρμογής σε SOC σχεδιάζουν τον τομέα αξίζουν προσοχή;

Με την εμφάνιση της εποχής 5G και AIoT, τα όλο και περισσότερο ευφυή σενάρια εφαρμογής γεννιούνται, και υπάρχει επίσης μια τάση «της εφαρμογής και του λογισμικό-καθορισμένου σχεδίου SOC τσιπ», το οποίο υποβάλλει επίσης τις νέες απαιτήσεις για τη γρήγορη επανάληψη προϊόντων. Αυτό σημαίνει ότι SOC σχεδιάζουν τις ανάγκες:

●Λύστε τα προβλήματα των συγκεκριμένων πρακτικών σεναρίων αποτελεσματικότερα

●Γρηγορότερη ταχύτητα απάντησης αγοράς

●Με τα πλεονεκτήματα διαφοροποίησης και δαπανών χαρακτηριστικών γνωρισμάτων

Σκέφτομαι ότι το τρέχον σχέδιο SOC έχει κυρίως τις ακόλουθες βασικές τάσεις:

●DSA (εξαρτώμενη από το πεδίο αρχιτεκτονική ή εξαρτώμενος από το πεδίο επιταχυντής), ένας επιταχυντής συνεπεξεργαστών για τις αφιερωμένες εφαρμογές

Ο στόχος DSA είναι να βελτιωθεί η αναλογία ενεργειακής αποδοτικότητας του υπολογισμού, έτσι μπορεί καλύτερα να συναντήσει τη διαφοροποίηση, την ασφάλεια, και την επικαιρότητα του σχεδίου SOC στην αγορά. Πώς να επιτύχει αυτόν τον στόχο; Μια από τις έννοιες πυρήνων «ειδικεύεται στην τεχνική βιομηχανία». Στον τομέα υλικού, το αφιερωμένο υλικό χρησιμοποιείται για να ικανοποιήσει τις ανάγκες των ειδικών τομέων. Αλλά αυτό είναι διαφορετικό από το γενικό υλικό ASIC. DSA πρέπει να ικανοποιήσει τις ανάγκες ενός τομέα και να λύσει έναν τύπο προβλήματος παρά ένα ενιαίο πρόβλημα, έτσι μπορεί να επιτύχει μια ισορροπία της ευελιξίας και της ιδιομορφίας. Όσο τον τομέα επεξεργαστών, DSA μπορεί να ερμηνευθεί δεδομένου ότι ο εξαρτώμενος από το πεδίο επιταχυντής, δηλ., βασισμένος στη γενική επεξεργασία, τομείς επιταχυντών για ορισμένα επεκτείνεται για να βελτιώσει την αποδοτικότητα της επίλυσης των προβλημάτων σε αυτόν τον τομέα.

●Πλατφόρμα σχεδίου SOC πλήρης-σωρών

Η πλατφόρμα σχεδίου SOC πλήρης-σωρών μπορεί πολύ να μειώσει τον παραδοσιακούς κύκλο σχεδίου SOC και το κόστος σχεδίου. Η μιας στάσης πλατφόρμα SOC μπορεί να παρέχει μια γενική λύση για το σχέδιο λογισμικού και υλικού SOC, γενικά συμπεριλαμβανομένης της βασικής κοινής IP, της αρχιτεκτονικής SOC, των περιπτώσεων δοκιμής, του λειτουργικού συστήματος, των οδηγών λογισμικού, των βιβλιοθηκών αλγορίθμου, των εργαλείων ανάπτυξης και άλλων ενοτήτων που απαιτούνται για το σχέδιο SOC. Αυτή τη στιγμή, η μοναδική τεχνολογία έχει προωθήσει μια λύση πλήρης-σωρών IP βασισμένη στον επεξεργαστή του ενικού αριθμού risc-Β για MCU, AIoT και άλλους τομείς εφαρμογής, συμπεριλαμβανομένου ενός προ-ενσωματωμένου γενικού προτύπου SOC (συμπεριλαμβανομένης της βασικής βιβλιοθήκης IP του ενικού αριθμού, της ενοποιημένων διεπαφής IP και της δομής λεωφορείων, κ.λπ.), των οδηγών λογισμικού και υλικού, της βιβλιοθήκης αλγορίθμου NMSIS, των πλήρως μεταμοσχευμένων παραδειγμάτων λειτουργικών συστημάτων, και IDE/SDK Corelay και άλλων περιβαλλόντων ανάπτυξης. Αφήστε τους πελάτες να εξασφαλίσουν κατόπιν παραγγελίας προσαρμογή στο σχέδιο SOC, μην σπαταλήστε τους πόρους, να βοηθήσουν τους πελάτες να μειώσουν την επένδυση Ε&Α, και βελτιώστε την αποτελεσματικότητα και την ποιότητα Ε&Α.

●νέος IP να πολλαπλασιάσει chiplet τρόπος

Στην εποχή νόμου του μετα-Moore, η ολοκλήρωση τσιπ παίρνει υψηλότερη και υψηλότερη, και το σχέδιο SOC γίνεται όλο και περισσότερο περίπλοκο. Προκειμένου να μειωθούν ο ολόκληρος κύκλος σχεδίου SOC τσιπ και το συνολικό κόστος ανάπτυξης, ο τρόπος Chiplet έχει γίνει μια δημοφιλής τάση. Το Chiplet είναι πραγματικά ένας κύβος με ορισμένες λειτουργίες. Με βάση Chiplet το πρότυπο, αποσυνθέτει αρχικά τις σύνθετες λειτουργίες που πρέπει να εφαρμοστούν, κατόπιν να αναπτύξει ή να επαναχρησιμοποιήσει τους υπάρχοντες κύβους με τους διαφορετικούς κόμβους διαδικασίας, τα διαφορετικά υλικά, και τις διαφορετικές λειτουργίες, και να διαμορφώσει τελικά ένα πλήρες τσιπ μέσω της τεχνολογίας συσκευασίας γουλιών (σύστημα στη συσκευασία). Έτσι Chiplet είναι νέο να πολλαπλασιάσει IP που παρέχεται υπό μορφή κύβου τσιπ.

Εκτός από την επίλυση του προβλήματος της μη ευθυγράμμισης των ψηφιακών κυκλωμάτων και των κυκλωμάτων ανάλογου ή διεπαφών στους κόμβους διαδικασίας, Chiplet μπορεί επίσης να παρέχει τη μεγαλύτερη ευελιξία στο σχέδιο SOC. Παραδείγματος χάριν, μερικά σχέδια SOC έχουν τις διαφορετικές απαιτήσεις για τον αριθμό διεπαφών ή αναλογικών καναλιών στα διαφορετικά σενάρια. Εάν είναι όλοι ενσωματωμένοι σε έναν κύβο, στερούνται την ευελιξία, και είναι δύσκολο να επιτευχθεί η βέλτιστες απόδοση, η λειτουργία και η περιοχή (επίσης γνωστές ως PPA). Το Chiplet λύνει καλύτερα το πρόβλημα της ευελιξίας στα σενάρια μέσω ψηφιακός και αναλογικός. Φυσικά, το chiplet αντιμετωπίζει επίσης πολλές προκλήσεις, όπως η τυποποίηση διεπαφών, και το τεράστιο ποσό των στοιχείων μεταξύ των διεπαφών προκαλεί την κατανάλωση υψηλής δύναμης που προκαλείται από τη διασύνδεση μεταξύ των κύβων και πεθαίνει. Και άλλα ζητήματα.

4. Ποιες προκλήσεις το τρέχον σχέδιο SOC αντιμετωπίζει από την άποψη της απόδοσης, της κατανάλωσης ισχύος και του μεγέθους; Ποια είναι η λύση;

Με την επιβράδυνση του νόμου Moore, το κόστος της προηγμένης τεχνολογίας (28nm->22nm->14nm->7nm->5nm) συνεχίζει να αυξάνεται, το σχέδιο SOC δεν μπορεί πλέον μόνο να ελπίσει ότι ο κόμβος διαδικασίας συρρικνώνεται για να καλύψει τις απαιτήσεις μεγέθους απόδοσης, λειτουργίας και περιοχής.

Στο σχέδιο SOC, η απόδοση, η λειτουργία και η περιοχή συχνά δεν ικανοποιούν συγχρόνως, και μπορούμε μόνο να προσπαθήσουμε να επιτύχουμε έναν τέλειο συμβιβασμό. Παραδείγματος χάριν, οι χαμηλής ισχύος τεχνολογίες όπως Gating ρολογιών, Gating δύναμης, και οι πολλαπλές περιοχές δύναμης χρησιμοποιούνται χωρίς επιρροή της απόδοσης, αλλά το κόστος είναι ότι η περιοχή θα είναι μεγαλύτερη. Επομένως, η στρατηγική συμβιβασμού PPA συνεπή πρότυπα, αλλά μια συγκεκριμένη ανάλυση στην πραγματική εφαρμογή.

Επομένως, σκέφτομαι το σχέδιο ότι SOC μπορεί μόνο να είναι σχεδιασμένο κατόπιν παραγγελίας, και η πρόκληση PPA μπορεί να λυθεί καλύτερα όπου χρειάζεται. Φυσικά, αυτό το κατόπιν παραγγελίας σχέδιο απεικονίζεται κυρίως στα σημεία υποστήριξης επαναχρησιμοποίησης IP προαναφερθε'ντα:

●Οι ιδιαίτερα διαμορφώσιμες να πολλαπλασιάσουν IP-διαφορετικές IP παράμετροι μπορούν να διαμορφωθούν ελαστικά σύμφωνα με τις απαιτήσεις PPA, χωρίς σπατάλη της περιοχής και της κατανάλωσης ισχύος κάτω από την προϋπόθεση της απόδοσης συνεδρίασης

●Το σχέδιο SOC πλήρης-σωρών πλατφόρμα-που χορηγεί στις απαιτήσεις PPA, εσείς μπορεί ελαστικά να επιλέξει τις απαραίτητες ενότητες IP, και να χρησιμοποιήσει μια ενοποιημένη διεπαφή IP για να μειώσει την περιοχή και την κατανάλωση ισχύος της διασύνδεσης IP παρέχετε μια γενική λύση για το λογισμικό και το υλικό, και ενισχύστε περαιτέρω το λογισμικό και το σχέδιο συντονισμού υλικού, τμήμα λειτουργίας είναι λογικό, μειώνει την πολυπλοκότητα σχεδίου υλικού, κ.λπ.

5. Ποια είναι η διαφορά μεταξύ των απαιτήσεων για το σχέδιο SOC στο Διαδίκτυο των πραγμάτων και των τομέων υπολογισμού ακρών και κινητός υπολογισμός/προσωπικοί Η/Υ; Πώς να επιλέξει το σωστό πυρήνα επεξεργαστών;

Από τα προσωπικούς Η/Υ στον κινητό υπολογισμό (κινητά τηλέφωνα), το σχέδιο SOC τσιπ (συμπεριλαμβανομένης της ανάπτυξης επεξεργαστών) οδηγείται κυρίως από τις ενιαίες εφαρμογές και τα βασικά προϊόντα. Αυτή τη στιγμή, με 5G, AIoT, υπολογίζοντας ακρών και άλλα σενάρια εφαρμογής που ανθίζουν, και δεν υπάρχουν κανένας σαφείς βιομηχανικά τυποποιημένος και προδιαγραφή, τα σενάρια εφαρμογής είναι διαφοροποιημένα, η απαίτηση είναι τεμαχισμένη, η ενιαία απαίτηση προϊόντων είναι μέτρια, και η επανάληψη καινοτομίας γίνεται γρηγορότερη. Υπάρχει επίσης μια ανάγκη για τη γρηγορότερη απάντηση αγοράς. Επομένως, η προσαρμογή του σχεδίου SOC τσιπ έχει γίνει μια τάση. Σαν ολόκληρο εγκέφαλο ελέγχου SOC, ο επεξεργαστής, εκτός από τους παραδοσιακούς δείκτες υλικού PPA, πλήρης βασική αλυσίδα εργαλείων λογισμικού και οικολογία, είναι σημαντικότερος στην ευελιξία και την εξελιξιμότητα του επεξεργαστή να συναντήσει τη διαφοροποίηση και τη διαφοροποίηση. Σχέδιο, και η καθιέρωση των τεχνικών εμποδίων.

Ο ΒΡΑΧΙΟΝΑΣ δεν έχει τα απόλυτα οικολογικά πλεονεκτήματα σε αυτούς τους αναδυόμενους τομείς. Επομένως, το risc-β, που είναι ανοικτό και έχει τα τεχνικά πλεονεκτήματα όπως η απλότητα, χαμηλής ισχύος κατανάλωση, διαμορφώσιμο, και εξελιξιμότητα, θα είναι ελπιδοφόρο στους τομείς AIoT και του υπολογισμού και των σεναρίων ακρών που απαιτούν την προσαρμογή.

Εκτός από την τεχνική ευελιξία, το risc-β μπορεί επίσης να φέρει τα σημαντικά πλεονεκτήματα δαπανών σε AIoT, υπολογίζοντας ακρών και άλλοι τομείς. Έρευνα Semico, μια οργάνωση ανάλυσης διεθνών αγορών, που επισημαίνει στη με τον τίτλο «ανάλυση αγοράς risc-β εκθέσεών του: Οι ανερχόμενες αγορές» ότι υπολογίζεται ότι ως το 2025, η αγορά θα καταναλώσει συνολικά 62,4 δισεκατομμύριο πυρήνες risc-β ΚΜΕ, και Κίνα θα έχουν το διάστημα παγκόσμιας μεγαλύτερο αγοράς.

Στοιχεία επικοινωνίας